华为硬件工程师社招机考题库_华为硬件工程师笔试、面试题

日期: 2024-10-24 19:02:03|浏览: 6|编号: 104857

友情提醒:信息内容由网友发布,请自鉴内容实用性。

华为硬件工程师社招机考题库_华为硬件工程师笔试、面试题

模拟电路

1.基尔霍夫定理的内容是什么? (士兰微电子)

2.板电容公式(C=εS/4πkd)。 (未知)

3、最基本的是三极管曲线特性。 (未知)

4. 描述反馈电路的概念并列出其应用。 (士兰微电子)

5、负反馈的种类(电压并联反馈、电流串联反馈、电压串联反馈、电流并联反馈);负反馈的优点(降低放大器的增益灵敏度、改变输入电阻和输出电阻、改善放大器的线性和非线性失真、有效扩大放大器的通带、自动调节功能)(未知)

6. 放大器电路中频率补偿的目的是什么?方法有哪些? (士兰微电子)

7、频率响应,如:什么才算稳定,如何改变频率响应曲线? (未知)

8.给出一个运算放大器,如何对其进行相位补偿,并画出补偿后的波特图。 (凹凸)

9.基本放大器电路类型(电压放大器、电流放大器、跨导放大器和跨阻放大器)、优缺点,特别是广泛使用差分结构的原因。 (未知)

10.给定一个差分电路,说出其输出电压Y+和Y-,并找出共模分量和差模分量。 (未知)

11.画出差分放大器的两个输入管。 (凹凸)

12、画出运算放大器组成的加法、减法、微分、积分运算的电路原理图。并画出晶体管级运放电路。 (士兰微电子)

13、用运算放大器组成10倍放大器。 (未知)

14.给出一个简单的电路,可以让你分析输出电压的特性(是一个积分电路),并找到输出端某一点的上升/下降时间。 (笔试题)

15、电阻R和电容C串联。输入电压是R和C之间的电压。输出电压分别是C和R上的电压。需要控制这两个电路的输入电压的频谱,并确定这两个电路是什么。高通滤波器,什么是低通滤波器。当RC<<T时,给出输入电压波形图,并画出两个电路的输出波形图。 (未知)

16、有源滤波器和无源滤波器的原理和区别是什么? (鑫泰五金)

17、有一个时域信号S=V0sin()+V1cos()+V2sin(+90),它是经过低通、带通、高通滤波器后的信号表示。 (未知)

18. 选择电阻时应考虑什么? (东信笔试题)

19、CMOS电路中,需要单管作为开关管,以准确传输模拟低电平。这个单管你会用P管还是N管?为什么? (士兰微电子)

20.给定一个由多个mos管组成的电路,求5个点的电压。 (笔试题)

21、电压源和电流源是集成电路中常用的模块。请画出你所知道的电路结构并简述其优缺点。 (士兰微电子)

22.画出电流偏置产生电路并解释。 (凹凸)

23. 史密斯特电路,求迟滞电压。 (华为面试题)

24、晶振好像给你振荡频率,要求你求周期(应该是单片机,周期的十二分之一……)(华为面试题)

25. LC正弦波振荡器有哪些三点类型?

振荡电路,分别画出其原理图。 (士兰微电子)

26.什么是VCO,有哪些参数(压控振荡器?)(华为面试题)

27. 锁相环由哪些部分组成? (士兰微电子)

28.锁相环电路组成、振荡器(如D触发器如何使用)。 (未知)

29、求锁相环的输出频率,给出锁相环的结构图。 (未知)

30、如果公司是搞高频电子的,可能还需要射频知识、调频、频率和相位识别等,我就不一一列举了。 (未知)

31.电源连接到一段传输线(长度为L,传输时间为T)。在终端处画出波形,并认为传输线没有损耗。给出了电源电压波形图,要求绘制端子波形图。 (未知)

32、微波电路的匹配电阻。 (未知)

33. DAC和ADC有哪些实现方法? (士兰微电子)

34.A/D电路组成及工作原理。 (未知)

35、实际工作所需的一些技术知识(面试时容易问到)。比如如何实现电路的低功耗、稳定、高速,运放的调整,布局的注意等。一般都会具体问你简历上写过什么,做过什么,而且肯定会被问得很详细(所以不要把所有的东西都写下来,也不要用太多像精通这样的词)。每个人的情况不同,所以很难说什么。 (未知){{页}}

数字电路

1.同步电路和异步电路有什么区别? (士兰微电子)

2.什么是同步逻辑和异步逻辑? (汉王笔试)

同步逻辑是时钟之间固定的因果关系。异步逻辑意味着时钟之间没有固定的因果关系。

3. 什么是“线与”逻辑,实现它对硬件特性有什么具体要求? (汉王笔试)

有线与逻辑是两个输出信号连接时进行与运算的功能。硬件方面,必须用OC门来实现。如果不使用OC门,灌电流可能太大,逻辑门可能被烧坏。同时,输出口应加上拉电阻。

4. 什么是设置和时间? (汉王笔试)

5、设置和时间的区别。 (南山大桥)

6. 解释建立时​​间和保持时间的定义以及时钟信号延迟时它们的变化。 (未知)

7. 解释建立和保持时间,画图说明,并解释解决方案。 (通过

2003.11.06上海笔试题)

建立/保持时间是测试芯片的输入信号和时钟信号之间的时间要求。建立时间是指触发器时钟信号上升沿到来之前数据稳定的时间。输入信号应比时钟上升沿提前T时间到达芯片(如果上升沿有效)。这个T就是准备时间-Setup time。如果不满足建立时间,则数据不能通过本时钟进入触发器,只能通过下一个时钟进入。在上升沿,数据可以输入触发器。保持时间是指触发器时钟信号上升沿到来后数据稳定的时间。如果保持时间不够,数据将无法输入触发器。

建立时间和保持时间

d 时间)。建立时间是数据信号在时钟沿之前需要保持不变的时间。保持时间是指数据信号在时钟沿之后需要保持不变的时间。如果不满足建立时间和保持时间,则 DFF 将无法正确采样数据,这种情况就会发生。如果数据信号在时钟边沿触发之前和之后持续的时间长于建立时间和保持时间,则超出部分分别称为建立时间裕度和保持时间裕度。

8.谈谈你对数字逻辑中竞争和风险的理解,并举例说明如何消除竞争和风险。 (士兰微电子)

9、什么是竞争和冒险现象?如何判断?如何消除? (汉王笔试)

在组合逻辑中,由于门的输入信号路径的延迟不同,导致门的到达时间不一致,称为竞争。制造故障被称为冒险。如果布尔表达式中存在相反的信号,则可能会发生竞争和冒险。解决办法:一是增加布尔消去项,二是在芯片外部增加电容。

10.你知道那些常用的逻辑电平吗? TTL和COMS电平可以直接互连吗? (汉王笔试)

常用逻辑电平:12V、5V、3.3V; TTL和CMOS不能直接互连,因为TTL在0.3-3.6V之间,而CMOS要么是12V,要么是5V。连接到TTL的CMOS输出可以直接互连。 TTL接CMOS时,需要在输出口加上拉电阻,接5V或12V。

11.如何解决亚稳态。 (飞利浦-大唐笔试)

亚稳态是指触发器在指定时间内无法达到可确认的状态。当触发器进入子

在稳定状态下,无法预测设备的输出水平,也不可能预测输出何时稳定在正确的水平。

优越的。在此稳定期间,触发器输出某个中间电平,或者可能处于振荡状态,这是不可用的

所使用的输出电平可以沿着信号路径上的各个触发器级联。

12、IC设计中同步复位与异步复位的区别。 (南山大桥)

13. MOORE和状态机的特点。 (南山大桥)

14、多时域设计中,如何跨时域处理信号。 (南山大桥)

15. 给定 reg 的建立和保持时间,求出中间组合逻辑的延迟范围。 (飞利浦-大唐笔试)

延迟<-建立-保持

16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟

后者为 T2max,最小值为 T2min。请问,触发器D2的建立时间T3和保持时间应满足什么条件? (壮丽

为了)

17. 给定一个通用时序电路图,包括 Tck->q 和时钟延迟,写下决策

确定最大时钟的因子并给出表达式。 (VIA 2003.11.06 上海笔试题)

18.谈谈静态和动态时序仿真的优缺点。 (VIA 2003.11.06 上海笔试题)

19.一个四级Mux,其中第二级信号是如何提高信号的关键。 (通过

2003.11.06上海笔试题)

20.给定一个门级图和每个门的传输延迟,问问题

关键路径是什么,还要求提供输入,

使输出依赖于关键路径。 (未知)

21、逻辑方面,数字电路的卡诺图简化、时序(同步和异步的区别)、触发器的几种类型(区别、优点)

点)、全加器等(未知)

22.卡诺图用于书写逻辑表达式。 (VIA 2003.11.06 上海笔试题)

23.化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。 (通过)

24.显示CMOS及其交叉P-

绘制它的曲线 (Vout-Vin) 还有

每条曲线的 PMOS 和 NMOS ?

盛笔试题--03.11.09)

25. 对于具有上升和下降时间的 CMOS,

PMOS和NMOS的宽度和?

26、为什么标准逆变器中P管的宽长比比N管大? (士兰微电子)

27、用mos管搭建一个二输入与非门。 (扬智电子笔试)

28. 画出 CMOS 2 输入与门的电平

哪个输入具有边缘。(延迟较小

时间)。 (VIA笔试题--03.11.09)

29.画出NOT、NAND、NOR的符号、真值表、电平电路。 (笔

尝试)

30.画出CMOS图并画出二合一复用门。 (VIA 2003.11.06 上海笔试题)

31.使用二选mux和inv来实现XOR。 (飞利浦-大唐笔试)

32、画出Y=A*B+C的cmos电路图。 (科学技术广播考试题)

33.用逻辑和cmos电路实现ab+cd。 (飞利浦-大唐笔试)

34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。 (士兰微电子)

35、用4选1实现F(x,y,z)=xz+yz'。 (未知)

36.给出一个表达式f=xxxx+xxxx+xxxxx+xxxx,并使用最少数量的与非门来实现它(实际上是

简单的)。

37、给出一个由多个NOT、NAND、NOR组成的简单原理图,并根据输入波形画出各点的波形。

(笔试)

38. 为了实现逻辑 (A XOR B) OR (C AND D),请选择以下逻辑之一并解释原因

什么? 1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)

39.利用与非门等设计全加器(华为)

40、给出两个门电路,供你分析异同。 (华为)

41、用一个简单的电路实现当A为输入时,输出B波形为...(士兰微电子)

42、A、B、C、D、E投票,多数服从少数,输出为F(即如果A、B、C、D、E中1的个数大于0

多,则F输出为1,否则F为0),用与非门实现,输入数量没有限制。 (未知)

43、用波形表示D触发器的功能。 (扬智电子笔试)

44. 使用传输门和反向器构建边沿触发器。 (扬智电子笔试)

45.用逻辑画出D触发器。 (VIA 2003.11.06 上海笔试题)

46.画DFF的结

构图并实现它。 (通过)

47. 画出 CMOS D 锁存器的电路图和布局。 (未知)

48、D触发器和D锁存器的区别。 (鑫泰五金专访)

49、简述锁存器和触发器的异同。 (未知)

50.LATCH和DFF的概念和区别。 (未知)

51、latch和latch有什么区别?为什么现在它们被普遍使用?在行为层面的描述中,闩锁是如何产生的?

(南山大桥)

52. 使用D触发器制作一个两部分电路。还问什么是状态图。 (华为)

53、请画出一个利用D触发器实现2倍分频的逻辑电路? (汉王笔试)

54、如何用D触发器和或非门组成二分频电路? (东信笔试)

55. 16 时有多少个触发器? (Intel)16分频?

56. 使用触发器和逻辑门、输入和级、输出设计 1 位加法器

和下一阶段。 (未知)

57. 使用D触发器进行4位计数。 (华为)

58.实现N位,N=5。 (南山大桥)

59、用你熟悉的设计方法设计一个预设初始值的十六进制循环计数器。那么十六进制呢? (士兰

微电子学)

60、当然,设计数字电路时,比如设计计数器,一定要问VHDL。 (未知)

61. 分配的差异。 (南山大桥)

62. 编写一个异步D触发器。 (扬智电子笔试)

dff8(时钟,复位,d,q);

输入时钟;

输入复位;

输入[7:0]d;

[7:0]q;

reg [7:0] q;

@(时钟或复位)

如果(重置)

q <= 0;

别的

q <= d;

63、如何利用D触发器实现2倍分频? (汉王笔试)

(时钟,时钟_o,复位);

输入clk,复位;

时钟_o;

电线输入;

注册输出;

@(时钟或复位)

如果(重置)

输出 <= 0;

别的

出<=入;

输入=~输出;

时钟_o = 输出;

64. 可编程逻辑器件在现代电子设计中变得越来越重要。请问: a) 您对可编程逻辑器件了解多少?

什么是碎片? b) 使用VHDL或ABLE描述8位D触发器逻辑。 (汉王笔试)

PAL、PLD、CPLD、FPGA。

dff8(时钟,复位,d,q);

输入时钟;

输入复位;

输入d;

q;

reg q;

@(时钟或复位)

如果(重置)

q <= 0;

别的

q <= d;

65.请用HDL描述一个四位全加器和一个除以5的电路。 (士兰微电子)

66.使用VHDL或VHDL编写代码实现十进制计数器。 (未知)

67.使用或VHDL编写代码消除一个。 (未知)

68.一个状态机的题实现了(但是这个状态机的画得确实很差,很容易让人误解

的)。 (VIA 2003.11.06 上海笔试题)

69. 描述交通灯的设计。

(士兰微电子)

70.画出一台国家机器和一台接受1、2、5美分的报纸自动售货机,每份报纸售价5美分。 (扬智电子笔试)

71.设计一个自动售货机系统。卖苏打水的人只能投入三种硬币。你必须正确地取回钱。

数字。 (1)画出fsm(有限状态机); (2)使用编程,语法必须符合fpga设计

要求。 (未知)

72.设计一个自动饮料售货机。饮料花费10美分。硬币有两种:5 分和 10 分。考虑找零:(1)

绘制fsm(有限状态机); (2)使用编程,语法必须满足fpga设计的要求; (3) 设计

项目和一般设计过程中可以使用的工具。 (未知)

73、画出可以检测10010个字符串的状态图并实现。 (通过)

74.用FSM实现的序列检测模块。 (南山大桥)

a为输入端,b为输出端,如果a连续输入1101,则b输出为1,否则为0。

例如:

乙:

请画出状态;请使用RTL来描述其状态。 (未知)

75、使用/vddl检测具体字符串(状态机根据状态写入)。 (飞利浦-大唐

笔试)

76、使用/vhdl编写fifo控制器(包括空、满、半满信号)。 (飞利浦-大唐笔试)

77、现有用户需要一种集成电路产品,能够实现以下功能:y=lnx,其中x

它是一个4位二进制整数输入信号。 y 是二进制十进制输出,需要两位小数。电源电压3~5v假

假设公司收到项目后,你将负责产品的设计。我们来讨论一下产品的整个设计过程。 (士兰味

电子的)

78. sram、falsh、dram 有什么区别? (鑫泰五金专访)

79、给出单管DRAM的原理图(西电版《数字电子技术基础》第205页图9,作者杨松华、冯茂冠)

-14b),我问你有没有办法改善时间。一共5个问题,我记不清了。 (较低的温度

度,增加电容存储容量)(笔试)

80. 画出一个带有 6 的 SRAM 单元,指出

哪些节点可以存储数据,哪些节点是字线? (VIA笔试题

--09.11.03)

81. 名词:sram、ssram、sdram

名词 IRQ、BIOS、USB、VHDL、SDR

中断请求:

BIOS:基本输入

USB:总线

VHDL:VHIC

SDR:数据速率

压控振荡器 (VCO) 的缩写。

动态随机存取存储器 (DRAM) 的缩写。

名词解释,只是无聊的外国缩写,比如PCI、ECC、DDR、、、

IRQ、BIOS、USB、VHDL、VLSI VCO(压控振荡器) RAM(动态随机存取存储器)、FIR IIR DFT(离散

傅立叶变换)或中文,如:a.量化误差 B.直方图 C.白平衡

{{寻呼}}

IC设计基础(工艺、

工艺、布局、设备)

1、我公司产品为集成电路。请描述您对集成电路的理解并列出一些与集成电路相关的问题。

相关内容(如清楚解释模拟、数字、双极、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA

概念)。 (士兰微面试题)

2、FPGA和ASIC的概念及其区别。 (未知)

答:FPGA是一种可编程ASIC。

ASIC:专用集成电路,是一种用于特殊用途、专门为某个用户设计和制造的电路。根据一个

根据个别用户的具体要求,可提供全定制和半定制集成电路,开发成本低,交货周期短。和

与门阵列等其他ASIC(IC)相比,它们的设计和开发周期短,

具有制造成本低、开发工具先进、标准产品无需测试、质量稳定、实时在线检测等优点。

3.什么是OTP膜和掩模膜,它们之间有什么区别? (士兰微面试题)

4.你知道哪些集成电路设计的表达方式? (士兰微面试题)

5. 描述您对集成电路设计过程的理解。 (士兰微面试题)

6、简述FPGA等可编程逻辑器件的设计流程。 (士兰微面试题)

7. IC设计前后端流程及EDA工具。 (未知)

8. 从RTL到流片的设计流程,并列出每个步骤中使用的工具。 (未知)

9.Asic的流程。 (VIA 2003.11.06 上海笔试题)

10.写下ASIC预设计流程和相应的工具。 (通过)

11、集成电路前端设计流程及相关工具的编写。 (扬智电子笔试)

首先介绍一下IC开发流程:

1.) 代码输入(输入)

使用vhdl或语言完成设备的功能描述并生成hdl代码

语言输入工具:

图形输入:();

()

2.)电路仿真 ( )

对vhd代码进行前期逻辑仿真,验证功能描述是否正确

数字电路仿真工具:

:-XL

VCS

模型模拟

VHDL:NC-vhdl

电压信号

模型模拟

模拟电路仿真工具:

***ANTI,微型::hp

3.) 逻辑综合(工具)

逻辑综合工具可以将设计思想VHD代码转换为某种工艺方法对应的门级电路;将初次仿真中未考虑的门延迟标记到生成的门级网表中,然后返回到电路仿真阶段。再次模拟。最终仿真结果生成的网表称为物理网表。

12、请简单描述一下后端设计的整个流程? (士兰微面试题)

13.您接触过自动布局布线吗?请说出一两个软件工具。自动布局布线需要哪些基本要素? (士兰微面试题)

14. 描述一下你对集成电路技术的理解。 (士兰微面试题)

15.列出几种典型的集成电路工艺。技术中经常提到的0.25和0.18指的是什么? (士兰微面试题)

16.请介绍一下国内技术现状。 (士兰微面试题)

17. 半导体工艺中的掺杂方法有哪些? (士兰微面试题)

18.描述CMOS电路中闩锁效应的过程和最终结果? (士兰微面试题)

19.解释闩锁现象及其预防措施。 (未知)

20.这是什么? (科光测试题)

21.什么是窄渠道效应? ​​(科学技术广播试题)

22.什么是NMOS、PMOS、CMOS?什么是增强型和耗尽型?什么是 PNP 和 NPN?他们之间有什么区别?

不? (士兰微面试题)

23、硅栅COMS工艺中,N阱中使用的是P管还是N管?连接N阱的阱势有什么要求? (士兰味

面试问题)

24.画出CMOS晶体管的CROSS-OVER图(应该是纵向截面图),给出所有可能的传输特性和变换。

迁移特征。 (笔试题)

25. 举例,写出N阱CMOS的工艺流程并画出截面图。 (科学技术广播考试题)

26.我们如何进入。

金属、多晶硅和 CMOS 中的材料。(Wei

盛笔试题--03.11.09)

27.解释一半的mos在哪里工作。 (凹凹提问及采访)

28. 画出 p-bulk 的 nmos 截面图。 (凹凹提问及采访)

29.写笔记(?),越多越好。 (凹凹提问及采访)

30.IC设计中如何克服和利用寄生效应。 (未知)

31、太低级的MOS管物理特性一般不作为笔试面试题,因为都是微电子物理,企业

公式的推导太简单了,除非提出面试问题的人是老学者。对于IC设计,您需要熟悉的软件:,

、Avant、UNIX,当然你也需要会操作它。

32. Unix 命令 cp -r, rm,uname。 (扬智电子笔试)

{{寻呼}}

单片机、单片机、计算机原理

1、简述单片机系统的主要组成部分,并说明各模块之间的数据流和控制流。

流动方向。简述单片机应用系统的设计原理。 (士兰微面试题)

2、画出8031和2716(2K*8ROM)之间的连接图,需要用到三转八解码器,P2.5、P2.4和

P2.3参与译码,基本地址范围为3000H-3FFFH。 2716有重叠地址吗?依据是什么?喜欢

如果是,则为每个片写入重叠的地址范围2716。 (士兰微面试题)

3、用8051设计原理图,带8*16键盘,驱动8个数码管(共阳极)。 (士兰微访谈

话题)

4. PCI总线的含义是什么? PCI总线的主要特点是什么? (士兰微面试题)

5.中断的概念?简单描述一下中断过程。 (士兰微面试题)

6.比如

有多少种/类型的微控制器中断?编程中断时要注意什么? (未知)

7、采用开环脉冲速度控制系统来控制直流电机的速度。程序由8051完成。简单原理如

下图:P3.4输出脉冲的占空比控制速度。占空比越大,速度越快;占空比由K7-K0决定。

用开关设置,直接连接到P1口(开关拨到底部时为“0”,拨到顶部时为“1”,形成八点

位二进制数N),所需占空比为N/256。 (士兰微面试题)

下面的程序使用计数的方法来实现该功能。请完整填写空白部分。

MOV P1,#0FFH

循环1:MOV R4,#0FFH

--------

莫夫R3,#00H

循环2:MOV A,P1

--------

SUBB A,R3

锦新SKP1

--------

SKP1:MOV C,70H

MOV P3.4,C

ACALL DELAY:该延迟子程序省略

--------

--------

AJMP循环1

8、单片机上电后不运行。首先应该检查什么? (东信笔试题)

9.什么是个人电脑? (扬智电子笔试)

芯片组(芯片组)是主板的核心部件。它通常分为

北桥芯片和南桥芯片。北桥芯片提供有关CPU的类型和频率、内存的类型和最大容量的信息,

支持ISA/PCI/AGP插槽、ECC纠错等。南桥芯片提供对KBC(键盘控制器)、RTC(实时时钟)的支持

时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级

其中,北桥芯片起着主导作用,也称为主桥(Host)。

除了最常见的南北桥结构外,目前的芯片组正在向更先进的加速集线器架构发展。英特尔的

8xx系列芯片组是此类芯片组的代表。它直接集成了IDE接口、音效、MODEM、USB等子系统。

连接到主芯片后,可以提供两倍于PCI总线的带宽,达到266MB/s。

10、如果简历中还写着做过CPU,就会被问到CPU是怎么工作的、流水线等问题。

(未知)

11.计算机的基本组成及其各自的功能。 (东信笔试题)

12、请画出微机接口电路中典型的输入设备与微机接口逻辑图(数据接口、控制接口)。

端口、寄存器/缓冲区)。 (汉王笔试)

13、缓存等主要部分。 (VIA 2003.11.06 上海笔试题)

14、同步和异步传输的区别(未知)

15、串行通信与同步通信的异同、特点及比较。 (华为面试题)

16、高电平脉冲对应的TTL逻辑是什么? (负逻辑?)(华为面试题)

信号与系统

1、语音频率一般为300~。如果采样且信号不失真,则最小采样频率应为

几岁了?如果使用8KHZ的采样频率

,并且使用8位PCM编码,一秒钟存储多少信号数据?

大的? (士兰微面试题)

2. 什么是奈奎斯特定律以及如何将模拟信号转换为数字信号。 (华为面试题)

3、模拟信号带宽为5khz,需要8K采样率怎么办? () 两种方式?

4.信号与系统:时域和频域的关系。 (华为面试题)

5. 给定时域信号,找出其直流分量。 (未知)

6. 给定一个时域信号,要求(1)写出频率分量,(2)写出其傅里叶变换级数; (3) 波浪时

当低通滤波器滤除高次谐波,仅保留一次谐波时,画出滤波后的输出波形。 (未知)

7、连续正弦信号和连续矩形波的傅里叶变换(都有图片)。 (笔试题)

8.拉普拉斯变换和傅立叶变换的表达式和联系。 (鑫泰硬件问题)

DSP、嵌入式、软件等

1.请用框图描述一个你熟悉的实用数字信号处理系统并进行简要分析;如果不,

您还可以自己设计一个简单的数字信号处理系统并描述其功能和用途。 (士兰微面试题

物品)

2、数字滤波器的分类及结构特点。 (士兰微面试题)

3. IIR 和 FIR 滤波器的异同。 (鑫泰硬件问题)

4.拉普拉斯变换和Z变换公式等类似的东西,翻书就可以了,比如.h(n)=-a*h(n-1)+b*δ(n)a。找到 h

(n) z 变换; b.询问系统是否是稳定的系统; c.写出FIR数字滤波器的差分方程; (未知)

5. DSP和通用处理器在结构上有何区别?请简单画出一张你熟悉的DSP结构图。 (新威

dsp软件面试题)

6。谈论定点DSP和浮点DSP的定义(或告诉他们他们的差异)( DSP软件访谈问题)

7.告诉我您对循环寻址和位逆转地址的理解。 ( DSP软件面试问题)

8。请写下两个[-8、7]的补充代码和二进制偏移码。使用Q15表达0.5和-0.5。 (

DSP软件面试问题)

9。DSP结构(哈佛结构); (未知)

10。嵌入式处理器类型(例如ARM),操作系统类型(UCO,Wince,Linux),操作系统

在系统方面,我倾向于CS,这在CS章节中进行了讨论。 (未知)

11。有一个LDO芯片将用于动力手机。您需要评估它。您将如何设计测试项目?

头?

12.某个程序已在嵌入式系统(200m CPU,50m SDRAM)中进行了优化,并且需要将其更改为另一个系统。

是否需要优化系统(300m CPU,50m SDRAM)? (英特尔)

13。请简要描述编码的基本原理及其基本实施方法。 ( Micro面试问题)

14。命名OSI七层网络协议的四层(任何四层)。 ( Micro面试问题)

15。a)(面试问题)

#我

void testf(int*p)

*p+= 1;

主要的()

int *n,m [2];

n = m;

m [0] = 1;

m [1] = 8;

testf(n);

(“数据值为%d”,*n);

----------------------------------

二)

#我

void testf(int ** p)

*p+= 1;

主要的()

{int *n,m [2];

n = m;

m [0] = 1;

m [1] = 8;